1,、 參與數(shù)字前端產(chǎn)品邏輯架構(gòu)方案設(shè)計(jì),;
2、 負(fù)責(zé)FPGA軟件開(kāi)發(fā),,系統(tǒng)聯(lián)試驗(yàn)證,;
2,、協(xié)助系統(tǒng)總體開(kāi)展系統(tǒng)相關(guān)測(cè)試驗(yàn)證工作,;
1,、 邏輯思維強(qiáng),,熱愛(ài)電子產(chǎn)品設(shè)計(jì)與開(kāi)發(fā);
2、 精通Verilog編程語(yǔ)言,,熟練掌握xilinx FPGA編程開(kāi)發(fā)環(huán)境的使用;
3,、 具備獨(dú)立完成FPGA 高速接口控制器及相關(guān)接口邏輯的設(shè)計(jì),、調(diào)試能力;
4,、 掌握ADC或DAC的應(yīng)用原理以及數(shù)字接收機(jī)基礎(chǔ)知識(shí),;
5、 具備一定的現(xiàn)場(chǎng)需求溝通能力,,能夠獨(dú)立編寫(xiě)負(fù)責(zé)部分的邏輯方案與開(kāi)發(fā)相關(guān)文檔,;
硬性要求:
1、電子,、通信等相關(guān)專(zhuān)業(yè),;
2、兩年以上FPGA應(yīng)用開(kāi)發(fā)工作經(jīng)歷、1年以上通信或雷達(dá)專(zhuān)業(yè)領(lǐng)域應(yīng)用方面FPGA工程的獨(dú)立開(kāi)發(fā)工作經(jīng)歷,;
3,、具有V7、K7或更大規(guī)模FPGA的工程開(kāi)發(fā)經(jīng)歷,。
優(yōu)先條件:
1 有軍工電子行業(yè)工作經(jīng)驗(yàn)優(yōu)先,;
2、有雷達(dá),、通信方向陣列接收機(jī)及信號(hào)處理等相關(guān)工作經(jīng)歷優(yōu)先,;
提示:本系統(tǒng)需要運(yùn)行在IE9.0或以上版本的瀏覽器(如:360瀏覽器極速模式、谷哥瀏覽器,、火狐瀏覽器等),;建議使用1280*720分辨率以上瀏覽。
版權(quán)所有: 2003 - 2035 人才聯(lián)盟網(wǎng) zuiman.cn(成都人才市場(chǎng)-成都人才網(wǎng)) 蜀ICP備05001663號(hào) 技術(shù)支持: 萬(wàn)息科技